PCA9574HK是NXP公司的一款I²C通用I/O产品,PCA9574HK是带有复位和中断的8位I2C总线和SMBus、电平变换、低电压GPIO,本站介绍了PCA9574HK的封装应用图解、特点和优点、功能等,并给出了与PCA9574HK相关的NXP元器件型号供参考。
PCA9574HK - 带有复位和中断的8位I2C总线和SMBus、电平变换、低电压GPIO - I²C通用I/O - I²C - 恩智浦, LLC
PCA9574是一款CMOS器件,为低电压处理器和手持电池供电移动应用提供8位通用并行输入/输出(GPIO)扩展,是为增强NXP的I2C总线I/O扩展器系列而开发的。改进内容包括更低的供电电流、1.1 V至3.6 V的更低工作电压、允许在任何1.1 V和3.6 V之间进行电压电平变换的双和独立电源轨、400 kHz时钟频率和更小的封装。任何八个I/O端口均可配置为相互独立的输入或输出且默认启动为输入。在保持互连最小化的同时需要额外的I/O时,I/O扩展器提供简易的解决方案;例如,在用于连接传感器、按钮、键区等的电池供电移动应用和翻盖设备中。除提供灵活的GPIO设置外,还简化了运行在一个电压级别上的处理器与工作在不同(通常更高)电压级别上的I/O器件之间的连接。PCA9574具备内置电平切换功能,使这些器件在需要在不兼容I/O之间进行通信的混合信号环境中极其灵活。PCA9574的核心可工作于低至1.1 V的电压上而I/O可工作于1.1 V至3.6 V的范围内。还为I/O提供带有可编程片上上拉或下拉功能的总线保持。
系统主器件可通过写入I/O配置寄存器位将I/O用作输入或输出。每个输入或输出的数据保留在对应的输入或输出寄存器中。通过极性反转寄存器(高电平有效或低电平有效操作)可反转读取寄存器的极性。通过对相应的寄存器进行编程可选择总线保持功能或上拉/下拉功能。总线保持功能在未主动驱动I/O总线时提供有效的逻辑电平。当未选择总线保持功能时,通过对上拉/下拉配置寄存器进行编程可将I/O端口配置为上拉或下拉。
开漏中断输出引脚(INT)允许监视输入引脚并在每次一个输入端口发生变化时指定,除非该端口已屏蔽(默认 = 屏蔽)。“GPIO All Call”命令允许同时对多个PCA9574进行编程,即使它们有不同的独立I2C总线地址。当需要以相同的指令对多个器件进行编程时或如果需要同时打开或关闭输出,这能进行最佳的代码编程。内部上电复位(POR)或硬件复位引脚(RESET)会将八个I/O初始化为输入、将寄存器设为其默认值并初始化器件状态机。当逻辑电源(VDD)关闭时,I/O组保持在其默认状态中。
一个地址选择引脚允许在同一I2C总线上以两个不同的地址连接最多两个PCA9574器件。
PCA9574提供TSSOP16、HVQFN16和XQFN16封装并规定-40 °C至+85 °C的工业温度范围。
- 400 kHz I2C总线串行接口
- 兼容I2C总线标准模式(100 kHz)
- 为核心逻辑和I/O组的分离电源轨提供电压电平切换
- 电平切换功能可进行1.1 V至3.6 V操作
- 极低的待机电流:< 1 μA
- 上电时默认为输入的8个可配置I/O引脚
- 输出:
- 图腾柱:1 mA拉电流和3 mA灌电流
- 每个I/O引脚的独立可编程100 kΩ上拉或下拉电阻
- 开漏低电平有效的中断(INT)输出引脚允许监视编程为输入的引脚的逻辑电平变化
- 输入:
- 可编程总线保持功能在输入没有主动驱动时提供有效的逻辑电平
- 可编程中断屏蔽控制,适用于状态更改时无需中断的输入引脚或防止上电时默认为屏蔽的伪中断
- 极性反转寄存器允许在读取时反转I/O引脚的极性
- 低电平有效的复位(RESET)输入引脚将器件恢复到上电默认状态
- GPIO All Call地址允许使用相同的参数同时对多个器件进行编程
- 使用1个地址引脚的2个可编程从地址
- -40 °C至+85 °C操作
- ESD保护:按JESD22-A114超过7000 V HBM,按JESD22-C101超过1000 V CDM
- 已按照JEDEC标准JESD78完成闭锁测试,超过100 mA
- 提供封装:TSSOP16、HVQFN16和XQFN16
- 手机
- 媒体播放器
- 多电压环境
- 电池供电的移动器具
- 主板
- 服务器
- RAID系统
- 工业控制
- 医疗设备
- PLC
- 赌博机
- 仪器和测试测量